通过三极管搭建电路,低电平(5V)控制高电平(12V)输出
低电平输入:当输入信号为低电平时(0V),三极管Q1处于截止状态。上拉电阻R1的存在,Q2输入端被拉到低电平,Q2处于截止。
高电平输入:当输入信号为高电平时(5V),三极管Q1、Q2导通,UR3输出电平12V。
R2:限流电阻,限制V2→Q2→Q1→R2→GND
R3:限流电阻,限制V2→Q2→R3→GND
Q1:NPN三极管,VCE耐压值为45V可满足12V系统,Q1截止时,VQ1_CE=12V。
Ic耐电流值500mA,Q1导通时,仿真电流为441uA。
Q2:PNP三极管,Q1导通时,Q2即导通。Q2导通时,处于饱和状态(11mV),输出电平几乎为12V。
V1是可通过MCU I/O控制输出高低电平,V1输出低电平时,Q1、Q2关断,输出0V;V1输出高电平时,输出12V。
电路也可以使用PMOS,仿真电路如下: