紫光同创-盘古200pro+开发板

本原创文章由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处(www.meyesemi.com)

一、开发系统介绍

开发系统概述

MES2L676-200HP 开发板采用紫光同创 logos2 系列 FPGA,型号:PG2L200H-6FBB676。开发板采用核心板+扩展版结构,核心板与扩展板之间使用高速板对板连接器进行连接,核 心 板 侧 连 接 器 型 号 : LB3524-G120P-WOR , 扩 展 板 侧 连 接 器 型 号 :LB3524-G120S-WOR。

核心板主要由 FPGA+2 颗 DDR3+2 颗 FLASH+电源及复位组成,承担了 FPGA 最小系统运行及高速数据处理及存储功能。FPGA 选用紫光同创 28nm 工艺 FPGA(logos2:PG2L200H-6FBB676);PG2L200H 与 DDR3 在数据交互时时钟频率最高可达 1066Mbps,两颗 DDR3 数据位宽共 32bit,因此数据带宽可达(1066Mbps*32),充分满足高速多路数据存储的需求;另外 PG2L200H FPGA 带有 8 路 HSST 高速收发器,每路速度高达6.6Gb/,非常适用于光纤通信与 PCIe 通信;核心板上的两颗 FLASH 采用,主要用于存储 FPGA 配置文件 。

底板为核心板扩展了丰富的外围接口,其中包括 HDMI 输出接口、HDMI 输入接口、网口、串口,SD 卡接口、光纤模块接口,SMA 接口、PCIe 接口,并配置了按键、LED灯、EEPROM 器件。

开发系统简介

开发系统外设资源 

开发系统功能框图 

综上所述,MES2L676-200HP 开发平台所能实现的功能描述如下所示:

 Logos2 FPGA 核心板
由 PG2L200H-6IFBB676+2 片 512MB DDR3 + 2 片 128Mb QSPI FLASH 组成。 

 PCIe X4 接口 * 1
支持 PCI Express 2.0 标准,提供 PCIe X4 高速数据传输接口,单通道通信速率可高达 5GBaud。

 SFP 高速光纤接口 * 2
Logos2 FPGA 的 HSST 收发器的 2 路高速收发器连接到 2 个光模块的发送和接收,实现 2 路高速的光纤通信接口。每路的光纤数据通信接收和发送的速度高达6.6Gb/s。

 SMA 接口
Logos2 FPGA 的 HSST 收发器的 1 路高速收发器连接到 SMA 接口,数据通信接收和发送的速度高达 6.6Gb/s。

 HDMI 输出 * 1
选用了国产宏晶微公司的 MS7210 HMDI 发送芯片,兼容 HDMI1.4b 及 HDMI 1.4b下标准视频的 3D 传输格式。支持的最高分辨率高达 4K@30Hz,最高采样率达到 300MHz;支持 HBR 音频。

 HDMI 输入 * 1
选用了国产宏晶微公司的 MS7200 HMDI 接收芯片,兼容 HDMI1.4b 及 HDMI 1.4b下标准视频的 3D 传输格式。支持的最高分辨率高达 4K@30Hz,最高采样率达到 300MHz;支持 HBR 音频。

 USB 转串口 * 1
用于与电脑进行串口通信,方便用户进行调试。串口芯片采用 Silicon Labs 的USB-UART 芯片: CP2102 , USB 接口采用 USB Type C 接口。

 Micro SD 卡座
支持 SDIO 模式和 SPI 模式。

 EEPROM
板载一片 IIC 接口的 EEPROM:24C02;

 JTAG 接口
10 针 2.54mm 间距的双排排针口,用于 FPGA 程序的下载和调试。

 LED 灯
8 个用户发光二极管;

 按键
8 个用户按键,1 个复位按键;

 FMC 扩展口
FMC 扩展口共扩展 29 对差分 IO,1 路 I2C 总线信号,一路 HSSTLP 高速串行数据收发信号以及为 HSSTLP 提供的一路参考时钟。

二、核心板

核心板概述
MES2L676-200HP 核心板是“小眼睛科技”基于多年 FPGA 开发经验,采用紫光同创logos2 系列 PG2L200H-6IFBB676 作为主控芯片而开发的全新国产高性能 FPGA 核心板,具有高数据带宽、高存储容量的特点,适用于视频图像处理、高速数据采集、工业控制等多元应用场景。

MES2L676-200HP 核心板使用了 2 片 DDR3 芯片, DDR3 总容量 8Gbit,组合数据总线宽度为 32bit,最高速率支持 1066Mbps,满足用户高带宽的数据处理需求。

MES2L676-200HP 核心板扩展出 8 对 HSST TX/RX 信号,用于光纤通信、PCIe 通信、FMC 接口通信。在满足用户需求的同时,FPGA 芯片到接口之间走线做了等长和差分处理,非常适合二次开发。

MES2L676-200HP 核心板尺寸结构图如下图所示:

系统描述

FPGA
FPGA 型号为 PG2L200H-6IFBB676,属于紫光同创 logos2 系列产品,速度等级为 6,温度范围:工业级(-40~100°C),FBB 封装,管脚数目 676。紫光同创 Logos2 系列 FPGA 产品型号的编号内容及意义如下: 

PG2L200H-6IFBB676 主要参数如下:

电源接口
MES2L676-200HP 核心板供电电压为 VCCIN,输入电压为 5V,需通过板对板连接器供电,连接底板时通过底板供电。板上的电源设计示意图如下图所示: 

各电源的功能如下表所示:

 时钟

 MES2L676-200HP 核心板上配有 1 个有源差分晶振,1 个单端 27MHz 晶振。差分晶振用于 DDR3 的参考时钟输入,单端 27MHz 用于 FPGA 的系统时钟源。

125MHz 差分晶振

下图中 U7 为 125MHz 有源差分晶振,此时钟为 DDR3 提供输入参考时钟,晶振输出到 FPGA DDR3 信号所在 BANK 上。

具体的管脚约束如下表所示:

27MHz 单端时钟

下图 U11 为 27MHz 有源晶振电路,此时中连接至 FPGA 内部的全局时钟管脚上,可为 FPGA 提供输入参考时钟。

具体的管脚约束如下表所示: 

上电 IO Status 

在 Logos2 器件上有一个功能复用 IO,控制从上电完成后到进入用户模式之前中所有用户 IO 的弱上拉电阻是否使能。此管脚在配置之前或是配置过程中,该引脚不允许悬空,此 IO 在上电后的对应功能如下:
(1)“0”,使能所有用户 IO 内部上拉电阻。
(2)“1”,不使能所有用户 IO 内部上拉电阻。
MES2L676-200HP 核心板将此管脚的功能默认接 GND,用户可根据需求,自行焊接电阻选择上电后初始的 IO 状态;
功能电路如下: 

JTAG 接口 

MES2L676-200HP 核心板正面左上角预留 JTAG 触点,可在没有底板的情况下调试核心板。FPGA 的 JTAG 信号通过高速板对板连接器与底板 JTAG 接口相连,用于下载FPGA 程序或者固化程序到 FLASH。

DDR3 

MES2L676-200HP 核心板配了两个 4Gbit(512MB)的 DDR3 芯片(共计 8Gbit),DDR 的总线宽度供 32bit,DDR3 型号选择为 Micron 公司 MT41K256M16TW-107:P,(兼容 Micron MT41K256M16HA-125、Winbong W634GU6NB-11)。DDR3 SDRAM 的最高运行时钟速度可达 533MHz(数据速率)。该 DDR3 存储系统直接连接到了 FPGA 的 R4、R5,DDR3 SDRAM 的硬件连接示意图如下图所示:

DDR3 布线采用 50 欧姆走线阻抗用于单端信号,DCI 电阻(VRP / VRN)以及差分时钟设置为 100 欧姆。每个 DDR3 芯片在 ZQ 上采用 240 欧姆电阻下拉。DDR-VDDQ设置为 1.5V,以支持所选的 DDR3 器件。DDR-VTT 是与 DDR-VDDQ 始终电压跟随,保持为 1/2 倍 DDR-VDDQ 的电压值。DDR-VREF 是一个独立的缓冲输出,等于 1/2 倍DDR-VDDQ 的电压。DDR-VREF 是隔离的,可为 DDR 电平转换提供更清晰的参考。 

具体的管脚分配如下表所示:

QSPI Flash 

MES2L676-200HP 核心板采用两片 winbond 公司的 4 位 SPI(QSPI)串行 Nor 闪存
W25Q128JV,容量共 256Mb,最高支持 8bit 模式。
两颗 QSPI FLASH(U15、U9)的电路连接如下:

QSPI Flash 管脚分配如下:

扩展 IO 

扩展 IOMES2L676-200HP 核心板背面共有 4 个 120pin 高速扩展口 J1/J2/J3/J4,核心板侧连接器型号:LB3524-G120P-WOR,扩展板侧连接器型号:LB3524-G120S-WOR。,

FPGA 的 IO 通过 4 个扩展口与底板连接,实现高速数据通信。

扩展口 J1

扩展口 J2

扩展口 J3

注:“*”标 IO 为 1.5V 电平标准,其他 IO 为 3.3V 电平标准; 

扩展口 J4

三、扩展底板

扩展底板简介

通过前面开发系统的介绍可知,扩展底板的外设资源如下:

HDMI 输出接口 *1
光纤接口 *2
SD 卡接口 *1
HDMI 输入接口 *1
10/100/1000M 以太网接口 *1
SMA 接口 *4
PCIe 接口 *1
按键 *5
USB 转 UART *1
Jtag 调试接口 *1
LED 灯 *8
FMA 连接器 *1   

外接接口通信

网口

MES2L676-200HP 开发板使用 Realtek RTL8211 PHY 实现了一个 10/100/1000 以太网端口,用于网络连接。 该器件工作电压为支持 2.5V、3.3V。PHY 连接到 BANK L3,并通过 RGMII 接口连接到 MES2L676-200HP。RJ-45 连接器是 HFJ11-1G01E-L12RL,具有集成的自动缠绕磁性元件,可提高性能、质量和可靠性。RJ-45 有两个状态指示灯 LED,用于指示流量和有效链路状态。

下图为 MES2L676-200HP 开发板上的网口连接框图。      

具体的管脚分配如下所示:

SFP 光纤接口

MES2L676-200HP 板上有 2 路 SFP 光纤接口,用户可使用光模块与光纤接口相连进行光纤通信。2 路光纤接口分别跟 FPGA 的 HSST 收发器的 2 路 RX/TX 相连接, TX 信号和 RX 信号都是以差分信号方式连接 FPGA 和光模块,每路 TX 发送和 RX 接收数据速率高达 6.6Gb/s。HSST 收发器的参考时钟由板载的 125M 差分晶振提供。

FPGA 和光纤设计示意图如下图所示: 

具体的管脚约束如下表所示:

SMA 接口

MES2L676-200HP 板上扩展了一路 SMA 接口信号用于高速数据传输。开发板 SMA接口符合标准 SMA 接口规范,可使用”内螺旋+插针“的 SMA 线连接板卡”外螺旋+插孔”的 SMA 接口进行通信,板卡 SMA 接口与 FPGA 的 HSST 收发器的一路 RX/TX 相连,TX信号和 RX 信号都是以差分信号方式通过隔直电容连接 FPGA 和 SMA 接口, TX 发送和 RX 接收数据速率高达 6.6Gb/s。HSST 收发器的参考时钟由板载的 125M 差分晶振提供。 

具体的管脚约束如下表所示:

PCIe x4 接口

MES2L676-200HP 扩展底板上提供一个工业级高速数据传输 PCIe x4 接口, PCIE卡的外形尺寸符合标准PCIe卡电气规范要求,可直接在普通PC的x4PCIe插槽上使用。

PCIe接口的收发信号直接跟FPGA的HSST收发器相连接,四通道的 TX 信号和RX 信号都是以差分信号方式连接到FPGA,单通道通信速率可高达5G bit带宽。PCIe 的参考时钟由PC的PCIe 插槽提供给开发板,参考时钟频率为100Mhz。

TX 发送信号和参考时钟 CLK 信号用 AC 耦合模式连接。

MES2L676-200HP 与 PCIe 卡槽的管脚连接如下表所示。

串口

MES2L676-200HP 扩展底板上集成了一路 USB 转串口模块,采用的 USB-UART 芯片是 CP2102 , USB 接口采用 USB Type C 接口,可用 USB Type C 线连接到 PC 端进行串口数据通信。

USB Uart 电路设计的示意图如下图所示:

具体的管脚分配如下:

JTAG

MES2L676-200HP 扩展底板上的 JTAG 接口用于下载 FPGA 程序或者固化程序到FLASH。为了减轻带电插拔造成对 FPGA 芯片的损坏,在设计上在 JTAG 信号位置添加了保护二极管来保证信号的电压在 FPGA 接受的范围,避免 FPGA 的损坏。

提醒:通电的情况下,应避免带电插拔。 

HDMI

HDMI 输入接口

HDMI输入接口的实现,选用了国产宏晶微公司的MS7200HMDI接收芯片, 兼容 HDMI1.4b及 HDMI 1.4b下标准视频的3D传输格式。支持的最高分辨率高达4K@30Hz,最高采样率达到 300MHz;MS7200 支持 YUV 和 RGB 之间的色彩空间转换,数字接口支持 YUV 及 RGB 格式输出;MS7200 不仅支持通过 IIS 总线或 SPDIF 传输高清音频,还支持高比特音频(HBR)音频,在 HBR 模式下,音频采样率最高为 768KHz。其中 MS7200 的 IIC 配置接口与 FPGA 的 IO 相连,通过 FPGA 的编程来对 MS7200进行初始化和控制操作,MES2L676-200HP 开发板上将 MS7200 的 SA 管脚下拉到地,故 IIC 的 ID 地址为 0x56;

HDMI 输入接口的硬件连接如下图所示。 

具体的管脚分配如下所示:

HDMI 输出接口

HDMI 输出接口的实现,选用了国产宏晶微公司的 MS7210 HMDI 发送芯片,兼容 HDMI1.4b 及 HDMI 1.4b 下标准视频的 3D 传输格式。内置可编程 EDID 缓存,支持的最高分辨率高达4K@30Hz,最高采样率达到 300MHz;MS7210 支持 YUV 和 RGB之间的色彩空间转换,数字接口支持 YUV 及 RGB 格式输入;MS7210 的 IIS 接口不仅支持高清音频的传输,还支持高比特音频(HBR)音频,在 HBR 模式下,音频采样率最高为 768KHz。其中,MS7210 的 IIC 配置接口与 FPGA 的 IO 相连,通过 FPGA 的编程来对 MS7210 进行初始化和控制操作,MES2L676-200HP 开发板将 MS7210 的SA 管脚上拉到电源电压,故 IIC 的 ID 地址为 0xB2;HDMI 输出接口的硬件连接如下图所示。

具体的管脚分配如下表所示:

按键/指示灯/存储接口

按键 

MES2L676-200HP 开发板上扩展有 5 个用户按键,按键连接在 FPGA 普通 IO 上,低电平有效;按键未按下时,按键信号为高电平,当按键按下时,按键信号为低电平。

具体管脚分配如下:

LED 灯

MES2L676-200HP 开发板上扩展有 8 个用户 LED 灯,连接在 PG2L200H 的 bank L3上,FPGA 输出高电平时 LED 灯亮。

扩展板上 LED 灯功能电路图如下图所示: 

具体的管脚分配如下所示:

EEPROM

MES2L676-200HP 开发板板载了一片容量为:2Kbit(1*256*8bit)的 EEPROM ,型号为 24LC02,由 1 个 256byte 的 block 组成,通过 IIC 总线进行通信。EEPROM 的I2C 信号连接的 FPGA 的 IO 口上。下图为 EEPROM 的设计示意图; 

具体的管脚分配如下:

SD CARD

MES2L676-200HP 扩展底板上扩展了一个 SD card 接口,支持 SPI 模式和 SD 模式,使用的 SD 卡为 MicroSD 卡,接口电压为 3.3V,原理图如下图所示: 


SD card 原理图

具体的管脚分配如下: 

时钟

MES2L676-200HP 扩展底板上配有两个 125MHz 有源差分晶振与 1 个 27MHz 有源晶振。两个差分晶振用于 HSST 参考时钟输入。 

125MHz 有源差分晶振

下图 U3 为 125MHz 有源差分晶振之一,用于光纤通信的参考时钟输入,晶振时钟输入至 BANK L7 上。

具体的管脚分配如下表所示:

下图 U4 为另一个 125MHz 有源差分晶振,用于 PCIe 通信的参考时钟输入,晶振时钟输入至 FPGA 的 BANK L3 上。

具体的管脚分配如下表所示:

27MHz 有源晶振

下图 U10 为扩展底板 27MHz 有源单端时钟预留于扩展地板上。 

具体的管脚分配如下表所示:

FMC 连接器

MES2L676-200HP 扩展底板预留了一组 FMC LPC 扩展口,符合 FMC 接口规范,可用于外接 FMC 模块(HDMI 输入输出模块、高速 AD 模块)。

其中 FMC 扩展口共扩展 29 对差分 IO,1 路 I2C 总线信号,一路 HSSTLP 高速串行数据收发信号以及为 HSSTLP 提供的一路参考时钟。FMC 扩展的差分信号分别连接在BANK L6、BANK L5、BANK L4、BANK L7 上,其中 BANK L6 的 IO 电压由 L6_VADJ 决定,且 L6_VADJ 可通过跳线帽座连接 J20 处的不同针脚决定为 3.3V 或 2.5V。 

                J20 位置 

FPGA 与 FMC 连接器相连的框图如下表所示:

具体的管脚分配如下表所示:

J33-A: 

供电电源

开发板的电源输入电压为+12V,请使用开发板自带的电源,不要用其他规格的电源,以免损坏开发板。扩展板上通过 1 路 DC/DC 电源芯片 SGM61163 把+12V 电压转化成+5V 电源,最大输出电流 6A;另使用一路 DC/DC 电源芯片 MT2492 把+5V 转换出+3.3V电源最大输出电流 2A 供外设接口使用;扩展板上的+5V 电源通过板间连接器给核心板供电,扩展板上电源设计如下图所示: 

底板尺寸图 

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:/a/944996.html

如若内容造成侵权/违法违规/事实不符,请联系我们进行投诉反馈qq邮箱809451989@qq.com,一经查实,立即删除!

相关文章

【后端】LNMP环境搭建

长期更新各种好文,建议关注收藏! 本文近期更新完毕。 LNMPlinuxnginxmysqlphp 需要的资源 linux服务器 web服务软件nginx 对应的语言编译器代码文件 数据库mysql安装 tar.gz包或者命令行安装 进入root: sodu 或su mkdir path/{server,soft}…

VSCode设置Playwright教程

1.安装扩展 打开VS Code,在扩展—>搜索"Playwright Test for VSCode",点击安装 按快捷键CommandShiftP,输入install playwright,点击安装Playwright 安装成功会有如下提示 2.调试脚本 打开tests/example.spec.ts文…

RK3566和Robo_C的EMC防护设计细节

USB部分的防护细节: ROBO C的USB接口: PF级别的电容滤波: TVS电容(TVS Capacitor):用于与TVS二极管配合,保护电路免受瞬态电压冲击。电容一般较小,通常为几十皮法(pF&am…

MicroDiffusion——采用新的掩码方法和改进的 Transformer 架构,实现了低预算的扩散模型

介绍 论文地址:https://arxiv.org/abs/2407.15811 现代图像生成模型擅长创建自然、高质量的内容,每年生成的图像超过十亿幅。然而,从头开始训练这些模型极其昂贵和耗时。文本到图像(T2I)扩散模型降低了部分计算成本&a…

使用 Three.js 创建一个 3D 人形机器人仿真系统

引言 在这篇文章中,我们将探讨如何使用 Three.js 创建一个简单但有趣的 3D 人形机器人仿真系统。这个机器人可以通过键盘控制进行行走和转向,并具有基本的动画效果。 技术栈 HTML5Three.jsJavaScript 实现步骤 1. 基础设置 首先,我们需要…

【c++高阶DS】最小生成树

🔥个人主页:Quitecoder 🔥专栏:c笔记仓 目录 01.最小生成树Kruskal算法Prim算法 01.最小生成树 连通图中的每一棵生成树,都是原图的一个极大无环子图,即:从其中删去任何一条边,生成…

自学记录鸿蒙API 13:实现人脸比对Core Vision Face Comparator

完成了文本识别和人脸检测的项目后,我发现人脸比对是一个更有趣的一个小技术玩意儿。我决定整一整,也就是对HarmonyOS Next最新版本API 13中的Core Vision Face Comparator API的学习,这项技术能够对人脸进行高精度比对,并给出相似…

2024/12/29 黄冈师范学院计算机学院网络工程《路由期末复习作业一》

一、选择题 1.某公司为其一些远程小站点预留了网段 172.29.100.0/26,每一个站点有10个IP设备接到网络,下面那个VLSM掩码能够为该需求提供最小数量的主机数目 ( ) A./27 B./28 C./29 D./30 -首先审题我们需要搞清楚站点与网…

redis cluster集群

华子目录 什么是redis集群redis cluster的体系架构什么是数据sharding?什么是hash tag集群中删除或新增节点,数据如何迁移?redis集群如何使用gossip通信?定义meet信息ping消息pong消息fail消息(不是用gossip协议实现的&#xff0…

PrimeVue菜单模块(Menu),看api的重要性

以下是对PrimeVue菜单模块(Menu)的API属性的中文详解: 一、整体概述 PrimeVue的菜单(Menu)是一个支持动态和静态定位的导航/命令组件,其API通过定义一些辅助的属性(props)、事件等&…

STM32中断详解

STM32中断详解 NVIC 中断系统中断向量表相关寄存器中断优先级中断配置 外部中断实验EXTI框图外部中断/事件线映射中断步骤初始化代码实现 定时器中断通用定时器相关功能标号1:时钟源标号 2:控制器标号 3:时基单元 代码实现 NVIC 中断系统 STM…

从零开始开发纯血鸿蒙应用之逻辑封装

从零开始开发纯血鸿蒙应用 一、前言二、逻辑封装的原则三、实现 FileUtil1、统一的存放位置2、文件的增删改查2.1、文件创建与文件保存2.2、文件读取2.2.1、读取内部文件2.2.2、读取外部文件 3、文件删除 四、总结 一、前言 应用的动态,借助 UI 响应完成&#xff0…

《机器学习》——线性回归模型

文章目录 线性回归模型简介一元线性回归模型多元线性回归模型误差项分析一元线性模型实例完整代码 多元线性模型实例完整代码 线性回归模型简介 线性回归是利用数理统计中回归分析,来确定两种或两种以上变量间相互依赖的定量关系的一种统计分析方法。 相关关系&…

【深度学习环境】NVIDIA Driver、Cuda和Pytorch(centos9机器,要用到显示器)

文章目录 一 、Anaconda install二、 NIVIDIA driver install三、 Cuda install四、Pytorch install 一 、Anaconda install Step 1 Go to the official website: https://www.anaconda.com/download Input your email and submit. Step 2 Select your version, and click i…

在HTML中使用Vue如何使用嵌套循环把集合中的对象集合中的对象元素取出来(我的意思是集合中还有一个集合那种)

在 Vue.js 中处理嵌套集合(即集合中的对象包含另一个集合)时,使用多重 v-for 指令来遍历这些层次结构。每个 v-for 指令可以用于迭代一个特定级别的数据集,并且可以在模板中嵌套多个 v-for 来访问更深层次的数据。 例如&#xff…

ip归属地是什么意思?ip归属地是实时定位吗

在数字化时代,IP地址作为网络设备的唯一标识符,不仅关乎设备间的通信,还涉及到用户的网络身份与位置信息。其中,IP归属地作为IP地址的地理位置信息,备受用户关注。本文将详细解析IP归属地的含义,并探讨其是…

基于BP训练深度学习模型(用于回归)以及验证误差值

用原生Python训练了一个BP网络,适合没有pytorch等环境的电脑,并用训练的模型对原始数据进行了预测,拿来估测比较误差值了,可以直接拿去用(需根据个人数据来调训练次数、学习效率),代码在文章末。…

C#冒泡排序

一、冒泡排序基本原理 冒泡排序是一种简单的排序算法。它重复地走访要排序的数列,一次比较两个元素,如果它们的顺序错误就把它们交换过来。走访数列的工作是重复地进行直到没有再需要交换,也就是说该数列已经排序完成。 以一个简单的整数数…

折腾日记:如何让吃灰笔记本发挥余热——搭建一个相册服务

背景 之前写过,我在家里用了一台旧的工作站笔记本做了服务器,连上一个绿联的5位硬盘盒实现简单的网盘功能,然而,还是觉的不太理想,比如使用filebrowser虽然可以备份文件和图片,当使用手机使用网页&#xf…

从0入门自主空中机器人-2-1【无人机硬件框架】

关于本课程: 本次课程是一套面向对自主空中机器人感兴趣的学生、爱好者、相关从业人员的免费课程,包含了从硬件组装、机载电脑环境设置、代码部署、实机实验等全套详细流程,带你从0开始,组装属于自己的自主无人机,并让…