基于肤色模型的人脸识别,基于野火FPGA ZYNQ开发板

使用芯片为ZYNQ—7020,基于野火FPGA ZYNQ开发板

肤色模型简介

YCrCb也称为YUV,主要用于优化彩色视频信号的传输。与RGB视频信号传输相比,它最大的优点在于只需占用极少的频宽(RGB要求三个独立的视频信号同时传输)。其中“Y”表示明亮度(Luminance或Luma),也就是灰阶值;而“U”和“V” 表示的则是色度(Chrominance或Chroma),作用是描述影像色彩及饱和度,用于指定像素的颜色。其中,Cr反映了RGB输入信号红色部分与RGB信号亮度值之间的差异。而Cb反映的是RGB输入信号蓝色部分与RGB信号亮度值之间的差异。
  肤色检测 77<=Cb<=127 133<=Cr<=173 可以认为为肤色

MATLAB实现

clear all; close all; clc;

% -------------------------------------------------------------------------
% Read PC image to Matlab
IMG1 = imread('../doc/1920_1080.jpg');    % 读取jpg图像
h = size(IMG1,1);         % 读取图像高度
w = size(IMG1,2);         % 读取图像宽度
subplot(121);imshow(IMG1);title('识别前');
IMG2=rgb2ycbcr(IMG1);
% -------------------------------------------------------------------------
% Relized by user logic
% Y = ( R*76 + G*150 + B*29) >>8
% Cb = (-R*43 - G*84 + B*128 + 32768) >>8
% Cr = ( R*128 - G*107 - B*20  + 32768) >>8
IMG1 = double(IMG1);    
IMG_YCbCr = zeros(h,w,3);
Face      = zeros(h,w,3);  
for i = 1 : h
    for j = 1 : w
        IMG_YCbCr(i,j, 1) = bitshift(( IMG1(i,j,1)*76 + IMG1(i,j,2)*150 + IMG1(i,j,3)*29),-8);
        IMG_YCbCr(i,j,2) = bitshift((-IMG1(i,j,1)*43 - IMG1(i,j,2)*84 + IMG1(i,j,3)*128 + 32768),-8);
        IMG_YCbCr(i,j,3) = bitshift(( IMG1(i,j,1)*128 - IMG1(i,j,2)*107 - IMG1(i,j,3)*20 + 32768),-8);
    end
end
% 77<=Cb<=127        133<=Cr<=173 可以认为为肤色
for i = 1 : h
    for j = 1 : w
        if((77<=IMG_YCbCr(i,j,2))&&(IMG_YCbCr(i,j,2)<=127)&&(133<=IMG_YCbCr(i,j,3)&&(IMG_YCbCr(i,j,2)<=173)))
                Face(i,j,:) =  IMG1(i,j,:);
        else
                Face(i,j,:) = 0;
         end 
    end
end

% -------------------------------------------------------------------------
% Display Y Cb Cr Channel
IMG_YCbCr = uint8(IMG_YCbCr); 
Face      =uint8(Face);
subplot(122); imshow(Face);  title('识别后人脸');

识别效果
image.png

FPGA实现

基本流程:从pl端 OV5640摄像头,通过AXI HP总线将数据缓存至ps端的ddr3之中,pl端读取ps端ddr3中的摄像头数据,转换为YCbCr数据,判断肤色,输出(肤色数据输出为24’hFFFFFF,其余为0),经过两次中值滤波(买的摄像头噪点太多),一次腐蚀(只能对二值化数据操作),一次均值滤波,之后判断人脸数据位置,在原图上绘制绿色边框。(部分代码参考FPGA实现人脸检测 - 咸鱼IC - 博客园)

OV5640摄像头配置

参考小梅哥《基于HDL的FPGA逻辑设计与验证教程V3.5.2》-基于 DDR3 的串口传图帧缓存系统设计实现 配置好的或者使用其他FPGA芯片的可以跳过本章节
PLL设置

image.png
  50MHz用于LCD屏幕的显示,200MHz用于DDR3数据的读取

ZYNQ核添加

与小梅哥中,** Block Design 与 ZYNQ 核 ** 小章节一致,唯一不同的是,
image.png
在此界面处,需要同时使能ps端串口,使得ps端工作,不然只使用ps端的ddr3时,ps端并不会不工作,我们添加一个串口程序,使得ps端运行。在vitis中,选择默认模板时,选择 Hello world 模板就可以 操作如下:
image.png
在此界面选中uart0,点击变绿即可。(需要根据自己开发板串口管脚选择)
image.png
  在此界面可以配置串口参数(波特率啥的)
之后按照小梅哥的操作,生成system代码即可
image.png

pl端读取ps端ddr3 FIFO封装

参考 小梅哥FIFO 转 AXI4 接口模块设计 也可以使用我的代码,经过修改,支持乒乓操作。

摄像头寄存器配置

跳过 ** 可以使用我的代码**

肤色识别

首先将摄像头读取的数据转换成YCbCr数据,并且判断人脸数据,并输出

`timescale 1ns / 1ps
//
//例化程序示例
//  RGB888_YCbCr_Face inst_RGB888_YCbCr_Face
//    (
//    .sys_clk    (sys_clk  ), 
//    .sys_rst_n  (sys_rst_n),
//  //input------------------------------------------  
//    .rgb888     (rgb888   ),  //输入的RGB888数据 24bit
//    .rgb_de     (rgb_de   ),  //de使能信号
//    .rgb_hsync  (rgb_hsync),  //行同步信号
//    .rgb_vsync  (rgb_vsync),  //场同步信号
//  //output-----------------------------------------
//    .face_data  (face_data),  //输出的人脸数据 人脸为黑色,其余为白色 24bit
//    .face_de    (face_de  ),  //延时4个时钟周期
//    .face_hsync (face_hsync),
//    .face_vsync (face_vsync),
//     );
// Create Date: 2024/03/26 20:42:44
// Design Name: FRZ
// Module Name: RGB888_YCbCr_Face
// Description: 
//                  将RGB888数据转换成YCbCr数据,并且检测人脸 输入为RGB888数据,输出为处理后的人脸数据RGB888  人脸为黑色,其余为白色
// Dependencies: 
//                  2116815480@qq.com
//                  https://www.cnblogs.com/fangrunze
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
//


module RGB888_YCbCr_Face(
    input   wire            sys_clk     ,
    input   wire            sys_rst_n   ,
//input----------------------------------    
    input   wire [23:0]     rgb888      ,
    input   wire            rgb_de      ,   //de使能信号
    input   wire            rgb_hsync   ,   //行同步信号
    input   wire            rgb_vsync   ,   //场同步信号
//output---------------------------------
    output  reg  [23:0]     face_data   ,   //肤色数据 1 像素位置为人脸 0不是
    output  wire            face_de     ,   //延时4个时钟周期
    output  wire            face_hsync  ,
    output  wire            face_vsync                  
    
    );

//wire define
wire [7:0] R;   //R分量
wire [7:0] G;   //G分量
wire [7:0] B;   //B分量
//reg defien
reg [15:0]   R1 ,R2 , R3     ;
reg [15:0]   G1 ,G2 , G3     ;
reg [15:0]   B1 ,B2 , B3     ;
reg [15:0]   Y1 , Cb1 , Cr1  ;
reg [7:0]    Y , Cb , Cr     ; //转换出的YCbCr数据
reg [3:0]   rgb_de_r        ; //rgb信号延时4个时钟周期
reg [3:0]   rgb_hsync_r     ;
reg [3:0]   rgb_vsync_r     ;

//R G B 分量赋值
assign R = rgb888[23:16];
assign G = rgb888[15:8];
assign B = rgb888[7:0];

/*********************************************
//Refer to full/pc range YCbCr format
    Y   =  R*0.299 + G*0.587 + B*0.114
    Cb  = -R*0.169 - G*0.331 + B*0.5   + 128
    Cr  =  R*0.5   - G*0.419 - B*0.081 + 128
--->      
    Y   = (76 *R + 150*G + 29 *B)>>8
    Cb  = (-43*R - 84 *G + 128*B + 32768)>>8
    Cr  = (128*R - 107*G - 20 *B + 32768)>>8
**********************************************/

//clk1 乘法
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if(!sys_rst_n)begin
            {R1,G1,B1} <= {16'd0, 16'd0, 16'd0};
            {R2,G2,B2} <= {16'd0, 16'd0, 16'd0};
            {R3,G3,B3} <= {16'd0, 16'd0, 16'd0};
        end
        else begin  
            {R1,G1,B1} <= { {R * 16'd76},  {G * 16'd150}, {B * 16'd29 } };
            {R2,G2,B2} <= { {R * 16'd43},  {G * 16'd84},  {B * 16'd128} };
            {R3,G3,B3} <= { {R * 16'd128}, {G * 16'd107}, {B * 16'd20 } };
        end
    end

//clk2 相加
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if(!sys_rst_n)begin
            {Y1,Cb1,Cr1} <= {1'b0, 1'b0, 1'b0};
        end
        else begin
            Y1  <= R1 + G1 + B1 ;
            Cb1 <= B2 - R2 - G2 + 16'd32768;
            Cr1 <= R3 - G3 - B3 + 16'd32768;
        end
    end

//clk3 右移8位,取高8位即可
    always @(posedge sys_clk or negedge sys_rst_n) begin
        if(!sys_rst_n)
            {Y,Cb,Cr} <= {1'b0, 1'b0, 1'b0};
        else begin
            Y  <= Y1[15:8];
            Cb <= Cb1[15:8];
            Cr <= Cr1[15:8];
        end
    end

//clk4 肤色检测 77<=Cb<=127        133<=Cr<=173 可以认为为肤色
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_data <= 1'd0;
    else if((Cb >= 77) && (Cb <= 127) && (Cr >= 133) && (Cr <= 173) )
        face_data <= 24'hFFFFFF;
    else
        face_data <= 1'b0;    
end

//rgb信号同步 延时4个周期
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        rgb_de_r    <= 1'b0;
        rgb_hsync_r <= 1'b0;
        rgb_vsync_r <= 1'b0;
    end
    else begin
        rgb_de_r    <= {rgb_de_r[2:0],    rgb_de};
        rgb_hsync_r <= {rgb_hsync_r[2:0], rgb_hsync};
        rgb_vsync_r <= {rgb_vsync_r[2:0], rgb_vsync};
    end
end

assign face_de    = rgb_de_r[3];
assign face_hsync = rgb_hsync_r[3];
assign face_vsync = rgb_vsync_r[3];

endmodule

之后由于我买的摄像头噪声太大,使用了两次中值滤波。

`timescale 1ns / 1ps
//
// 例化程序示例
// median_filter inst_median_filter
// (
//     .sys_clk    (sys_clk             ),  //LCD驱动时钟
//     .sys_rst_n  (sys_rst_n           ),  //系统复位
// //input----------------------------------
//     .data_in    (data_in             ),  //输入数据
//     .data_in_valid(data_in_valid     ),  //数据有效信号
//     .data_in_hs (data_in_hs          ),  //行同步信号
//     .data_in_vs (data_in_vs          ),  //场同步信号
// //output---------------------------------
//     .data_out   (data_out            ),  //输出的中值数据
//     .data_out_valid(data_out_valid   ),  //数据有效信号
//     .data_out_hs(data_out_hs         ),  //行同步信号
//     .data_out_vs(data_out_vs         )   //场同步信号
// );
// 
// Create Date: 2024/06/13 15:06:59
// Design Name: 
// Module Name: median filter
// Project Name: 
// Target Devices: 
// Tool Versions: 
// Description: 
//              中值滤波器
// Dependencies: 
//                  2116815480@qq.com
//                  https://www.cnblogs.com/fangrunze              
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
//


module median_filter(
    input   wire        sys_clk     ,
    input   wire        sys_rst_n   ,
//input----------------------------------
    input   wire [7:0]  data_in     ,   //输入的数据
    input   wire        data_in_valid,   //数据有效信号
    input   wire        data_in_hs  ,   //行同步信号
    input   wire        data_in_vs  ,   //场同步信号
//output---------------------------------
    output  wire [7:0]  data_out    ,   //输出的中值数据
    output  reg         data_out_valid, //数据有效信号
    output  reg         data_out_hs ,   //行同步信号
    output  reg         data_out_vs                  
    );

//wire define
//line data
    wire [7:0] line0_data;
    wire [7:0] line1_data;
    wire [7:0] line2_data;

    wire [7:0] line0_max;
    wire [7:0] line0_mid;
    wire [7:0] line0_min;

    wire [7:0] line1_max;
    wire [7:0] line1_mid;
    wire [7:0] line1_min;

    wire [7:0] line2_max;
    wire [7:0] line2_mid;
    wire [7:0] line2_min;

    wire [7:0] max_max;
    wire [7:0] max_mid;
    wire [7:0] max_min;

    wire [7:0] mid_max;
    wire [7:0] mid_mid;
    wire [7:0] mid_min;

    wire [7:0] min_max;
    wire [7:0] min_mid;
    wire [7:0] min_min;

    wire [7:0] matrix_mid;
    //reg define
    //matrix 3x3 data
    reg  [7:0] row0_col0;
    reg  [7:0] row0_col1;
    reg  [7:0] row0_col2;

    reg  [7:0] row1_col0;
    reg  [7:0] row1_col1;
    reg  [7:0] row1_col2;

    reg  [7:0] row2_col0;
    reg  [7:0] row2_col1;
    reg  [7:0] row2_col2;  

    reg   data_in_valid_dly1;
    reg   data_in_valid_dly2;
    reg   data_in_valid_dly3;
    reg   data_in_hs_dly1;
    reg   data_in_hs_dly2;
    reg   data_in_hs_dly3;
    reg   data_in_vs_dly1;
    reg   data_in_vs_dly2;
    reg   data_in_vs_dly3; 


//----------------------------------------------------
// matrix 3x3 data
// row0_col0   row0_col1   row0_col2
// row1_col0   row1_col1   row1_col2
// row2_col0   row2_col1   row2_col2
//----------------------------------------------------
assign line2_data = data_in;
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;
        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;
        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
    else if((!data_in_hs) && (!data_in_vs))begin
        if(data_in_valid) begin
            row0_col2 <= line0_data;
            row0_col1 <= row0_col2;
            row0_col0 <= row0_col1; 

            row1_col2 <= line1_data;
            row1_col1 <= row1_col2;
            row1_col0 <= row1_col1;

            row2_col2 <= line2_data;
            row2_col1 <= row2_col2;
            row2_col0 <= row2_col1;
        end
        else begin
            row0_col2 <= row0_col2;
            row0_col1 <= row0_col1;
            row0_col0 <= row0_col0;

            row1_col2 <= row1_col2;
            row1_col1 <= row1_col1;
            row1_col0 <= row1_col0;

            row2_col2 <= row2_col2;
            row2_col1 <= row2_col1;
            row2_col0 <= row2_col0;
        end
    end
    else begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;

        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;

        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
end
//----------------------------------------------------
//延时三个时钟
//----------------------------------------------------
always @(posedge sys_clk)
begin
  data_in_valid_dly1 <= data_in_valid;
  data_in_valid_dly2 <= data_in_valid_dly1;
  data_in_valid_dly3 <= data_in_valid_dly2;

  data_in_hs_dly1    <= data_in_hs;
  data_in_hs_dly2    <= data_in_hs_dly1;
  data_in_hs_dly3    <= data_in_hs_dly2;

  data_in_vs_dly1    <= data_in_vs;
  data_in_vs_dly2    <= data_in_vs_dly1;
  data_in_vs_dly3    <= data_in_vs_dly2;
end
//----------------------------------------------------
//获得maxtrix 3x3 data
//----------------------------------------------------

shift_register_2taps shift_register_2taps(
  .sys_clk       (sys_clk           ), //输入时钟
  .shiftin       (data_in       ), //输入数据
  .shiftin_valid (data_in_valid ), //输入数据有效信号

  .shiftout      (              ), 
  .taps0x        (line0_data    ), //输出数据
  .taps1x        (line1_data    )  //输出数据
);
//----------------------------------------------------
// 计算3x3矩阵的中值  第0行
//----------------------------------------------------
sort sort_line0
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (row0_col0          ),  //输入的第0行数据
    .data1_in       (row0_col1          ),  //输入的第1行数据
    .data2_in       (row0_col2          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly1 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (line0_max          ),  //最大值
    .data_mid_out   (line0_mid          ),  //最小值
    .data_min_out   (line0_min          ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);

//----------------------------------------------------
// 计算3x3矩阵的中值  第1行
//----------------------------------------------------
sort sort_line1
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (row1_col0          ),  //输入的第0行数据
    .data1_in       (row1_col1          ),  //输入的第1行数据
    .data2_in       (row1_col2          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly1 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (line1_max          ),  //最大值
    .data_mid_out   (line1_mid          ),  //最小值
    .data_min_out   (line1_min          ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
//----------------------------------------------------
// 计算3x3矩阵的中值  第2行
//----------------------------------------------------
sort sort_line2
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (row2_col0          ),  //输入的第0行数据
    .data1_in       (row2_col1          ),  //输入的第1行数据
    .data2_in       (row2_col2          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly1 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (line2_max          ),  //最大值
    .data_mid_out   (line2_mid          ),  //最小值
    .data_min_out   (line2_min          ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
//----------------------------------------------------
//line0_max line1_max line2_max
//----------------------------------------------------
sort sort_max
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (line0_max          ),  //输入的第0行数据
    .data1_in       (line1_max          ),  //输入的第1行数据
    .data2_in       (line2_max          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly2 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (max_max            ),  //最大值
    .data_mid_out   (max_mid            ),  //最小值
    .data_min_out   (max_min            ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
//----------------------------------------------------
//line0_mid line1_mid line2_mid
//----------------------------------------------------
sort sort_mid
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (line0_mid          ),  //输入的第0行数据
    .data1_in       (line1_mid          ),  //输入的第1行数据
    .data2_in       (line2_mid          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly2 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (mid_max            ),  //最大值
    .data_mid_out   (mid_mid            ),  //最小值
    .data_min_out   (mid_min            ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
//----------------------------------------------------
//line0_min line1_min line2_min
//----------------------------------------------------
sort sort_min
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (line0_min          ),  //输入的第0行数据
    .data1_in       (line1_min          ),  //输入的第1行数据
    .data2_in       (line2_min          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly2 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (min_max            ),  //最大值
    .data_mid_out   (min_mid            ),  //最小值
    .data_min_out   (min_min            ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
//----------------------------------------------------
//
//----------------------------------------------------
sort sort_all
(
    .sys_clk        (sys_clk            ),  //pixel clk              
    .sys_rst_n      (sys_rst_n          ),  //复位信号
    //input----------------------------------
    .data0_in       (max_min          ),  //输入的第0行数据
    .data1_in       (mid_mid          ),  //输入的第1行数据
    .data2_in       (min_max          ),  //输入的第2行数据
    .data_in_valid  (data_in_valid_dly3 ),  //数据有效信号
    //output---------------------------------
    .data_max_out   (                   ),  //最大值
    .data_mid_out   (matrix_mid         ),  //最小值
    .data_min_out   (                   ),  //中值 
    .data_out_valid (                   )   //输出的数据有效信
);
assign data_out = matrix_mid;
//----------------------------------------------------
//对齐输出信号
//----------------------------------------------------
always @(posedge sys_clk)
begin
  data_out_valid <= data_in_valid_dly3;
  data_out_hs    <= data_in_hs_dly3;
  data_out_vs    <= data_in_vs_dly3;
end
endmodule

其中构建3*3像素矩阵则使用的为 移位寄存器 IP核 具体可以查看 小梅哥 灰度图像中值滤波设计实现(HDMI 和 TFT 显示) **
这里有一个bug:移位寄存器在每一帧的第一行开始,会输出前一帧的最后两行数据(移位寄存器特性),这会导致后边肤色边界判断异常。具体现象参考:生成3x3矩阵(3):shift ip核 - 咸鱼IC - 博客园
换帧数据的问题。解决办法:最后肤色边界判断时,屏蔽前两行数据。**
腐蚀操作:

`timescale 1ns / 1ps
//
// 例化程序示例
// Erode inst_Erode(
//.sys_clk            (sys_clk        ) ,
//.sys_rst_n          (sys_rst_n      ) ,
input----------------------------------
//.data_in            (data_in        ) ,   //输入的RGB数据
//.data_in_valid      (data_in_valid  ) ,   //数据有效信号
//.data_in_hs         (data_in_hs     ) ,   //行同步信号
//.data_in_vs        (data_in_vs    ) ,   //场同步信号
output---------------------------------
//.erode_out          (erode_out      ) ,   //输出的数据
//.erode_out_valid    (erode_out_valid) ,
//.erode_out_hs       (erode_out_hs   ) ,   //行同步信号
//.erode_out_vs       (erode_out_vs   )     //场同步信号    
// );
// Create Date: 2024/06/13 17:06:23
// Design Name: 
// Module Name: Erode
// Project Name: 
// Target Devices: 
// Tool Versions: 
// Description: 
//              腐蚀处理,输入必须为二值图像
// Dependencies: 
//                  2116815480@qq.com
//                  https://www.cnblogs.com/fangrunze  
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
// 
//


    module Erode(
input   wire        sys_clk         ,
input   wire        sys_rst_n       ,
//input----------------------------------
input   wire [7:0]  data_in         ,   //输入的RGB数据
input   wire        data_in_valid   ,   //数据有效信号
input   wire        data_in_hs      ,   //行同步信号
input   wire        data_in_vs      ,   //场同步信号
//output---------------------------------
output  wire [7:0]  erode_out         ,   //输出的数据
output  reg        erode_out_valid   ,
output  reg        erode_out_hs      ,   //行同步信号
output  reg        erode_out_vs          //场同步信号
);
    wire [7:0] line0_data;
    wire [7:0] line1_data;
     wire [7:0] line2_data;
//reg define
    //matrix 3x3 data
    reg  [7:0] row0_col0;
    reg  [7:0] row0_col1;
    reg  [7:0] row0_col2;

    reg  [7:0] row1_col0;
    reg  [7:0] row1_col1;
    reg  [7:0] row1_col2;

    reg  [7:0] row2_col0;
    reg  [7:0] row2_col1;
    reg  [7:0] row2_col2; 

    reg        erode_out_valid_dly1 ;
    reg        erode_out_valid_dly2 ;
    reg        erode_out_hs_dly1    ;
    reg        erode_out_hs_dly2    ;
    reg        erode_out_vs_dly1    ;
    reg        erode_out_vs_dly2    ;
    reg [7:0] erode  ; 
    reg [7:0] erode_1;
    reg [7:0] erode_2;
    reg [7:0] erode_3;
//----------------------------------------------------
// matrix 3x3 data
// row0_col0   row0_col1   row0_col2
// row1_col0   row1_col1   row1_col2
// row2_col0   row2_col1   row2_col2
//----------------------------------------------------
assign line2_data = data_in;
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;
        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;
        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
    else if((!data_in_hs) && (!data_in_vs))begin
        if(data_in_valid) begin
            row0_col2 <= line0_data;
            row0_col1 <= row0_col2;
            row0_col0 <= row0_col1; 

            row1_col2 <= line1_data;
            row1_col1 <= row1_col2;
            row1_col0 <= row1_col1;

            row2_col2 <= line2_data;
            row2_col1 <= row2_col2;
            row2_col0 <= row2_col1;
        end
        else begin
            row0_col2 <= row0_col2;
            row0_col1 <= row0_col1;
            row0_col0 <= row0_col0;

            row1_col2 <= row1_col2;
            row1_col1 <= row1_col1;
            row1_col0 <= row1_col0;

            row2_col2 <= row2_col2;
            row2_col1 <= row2_col1;
            row2_col0 <= row2_col0;
        end
    end
    else begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;

        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;

        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
end
//----------------------------------------------------
//获得maxtrix 3x3 data
//----------------------------------------------------
shift_register_2taps erode_shift(
  .sys_clk       (sys_clk           ), //输入时钟
  .shiftin       (data_in       ), //输入数据
  .shiftin_valid (data_in_valid ), //输入数据有效信号

  .shiftout      (              ), 
  .taps0x        (line0_data    ), //输出数据
  .taps1x        (line1_data    )  //输出数据
);
//----------------------------------------------------
//腐蚀
//----------------------------------------------------
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        erode_1 <= 'd0;
        erode_2 <= 'd0;
        erode_3 <= 'd0;
    end
    else if(data_in_valid) begin
        erode_1 <= row0_col0 && row0_col1 && row0_col2;
        erode_2 <= row1_col0 && row1_col1 && row1_col2;
        erode_3 <= row2_col0 && row2_col1 && row2_col2;
    end
    else begin
        erode_1 <= 'd0;
        erode_2 <= 'd0;
        erode_3 <= 'd0;
    end
end

always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        erode <= 'd0;
    end
    else 
        erode <= erode_1 && erode_2 && erode_3;
end
assign erode_out = erode ? 8'hff : 8'h00;
//----------------------------------------------------
//对齐时序
//----------------------------------------------------
always @(posedge sys_clk) begin
    erode_out_valid_dly1 <= data_in_valid;
    erode_out_valid_dly2 <= erode_out_valid_dly1;
    erode_out_valid <= erode_out_valid_dly2;

    erode_out_hs_dly1 <= data_in_hs;
    erode_out_hs_dly2 <= erode_out_hs_dly1;
    erode_out_hs <= erode_out_hs_dly2;

    erode_out_vs_dly1 <= data_in_vs;
    erode_out_vs_dly2 <= erode_out_vs_dly1;
    erode_out_vs <= erode_out_vs_dly2;     
end

endmodule

也是为了进一步的降噪 腐蚀操作针对二值化数据,这也是为什么最后才做均值滤波,均值滤波之后,就不是二值化数据了
均值滤波:

`timescale 1ns / 1ps
//
// Company: 
// Engineer: 
// 
// Create Date: 2024/05/11 19:32:21
// Design Name: 
// Module Name: mean_filter
// Project Name: 
// Target Devices: 
// Tool Versions: 
// Description: 
// 
// Dependencies: 
// 
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
// 
//


module mean_filter
(
    input   wire                sys_clk         ,  //LCD驱动时钟
    input   wire                sys_rst_n       ,  //系统复位
    input   wire                data_in_valid   ,  //输入数据有效信号
    input   wire    [7:0]       data_in         ,  //输入数据
    input   wire                data_in_hs      ,  //输入数据水平同步信号
    input   wire                data_in_vs      ,  //输入数据垂直同步信号
 //   input   wire                data_in_de      ,  //输入数据使能信号

//    output  reg                 data_out_de     ,  //输出数据使能信号
    output  reg                 data_out_valid  ,  //输出数据有效信号
    output  wire     [7:0]      data_out        ,  //输出数据
    output  reg                 data_out_hs     ,  //输出数据水平同步信号
    output  reg                 data_out_vs        //输出数据垂直同步信号
    );
//wire define
//line data
wire [7:0] line0_data;
wire [7:0] line1_data;
wire [7:0] line2_data;
//reg define
//matrix 3x3 data
reg  [7:0] row0_col0;
reg  [7:0] row0_col1;
reg  [7:0] row0_col2;

reg  [7:0] row1_col0;
reg  [7:0] row1_col1;
reg  [7:0] row1_col2;

reg  [7:0] row2_col0;
reg  [7:0] row2_col1;
reg  [7:0] row2_col2;

reg  [10:0]   sum_data            ;
reg           data_in_valid_dly1  ;
reg           data_in_hs_dly1     ;
reg           data_in_vs_dly1     ;
//reg           data_in_de_dly1     ;
assign line2_data = data_in;

//----------------------------------------------------
// matrix 3x3 data
// row0_col0   row0_col1   row0_col2
// row1_col0   row1_col1   row1_col2
// row2_col0   row2_col1   row2_col2
//----------------------------------------------------
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;
        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;
        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
    else if((!data_in_hs) && (!data_in_vs))begin
        if(data_in_valid) begin
            row0_col2 <= line0_data;
            row0_col1 <= row0_col2;
            row0_col0 <= row0_col1; 

            row1_col2 <= line1_data;
            row1_col1 <= row1_col2;
            row1_col0 <= row1_col1;

            row2_col2 <= line2_data;
            row2_col1 <= row2_col2;
            row2_col0 <= row2_col1;
        end
        else begin
            row0_col2 <= row0_col2;
            row0_col1 <= row0_col1;
            row0_col0 <= row0_col0;

            row1_col2 <= row1_col2;
            row1_col1 <= row1_col1;
            row1_col0 <= row1_col0;

            row2_col2 <= row2_col2;
            row2_col1 <= row2_col1;
            row2_col0 <= row2_col0;
        end
    end
    else begin
        row0_col0 <= 'd0;
        row0_col1 <= 'd0;
        row0_col2 <= 'd0;

        row1_col0 <= 'd0;
        row1_col1 <= 'd0;
        row1_col2 <= 'd0;

        row2_col0 <= 'd0;
        row2_col1 <= 'd0;
        row2_col2 <= 'd0;
    end
end

//----------------------------------------------------
//赋值需要一个周期 则需要将输入的信号延迟一个周期
//----------------------------------------------------
always @(posedge sys_clk) begin
    data_in_valid_dly1 <= data_in_valid;
    data_in_hs_dly1    <= data_in_hs;
    data_in_vs_dly1    <= data_in_vs;
//    data_in_de_dly1    <= data_in_de;
end


//----------------------------------------------------
// 计算3x3矩阵的和 乘以3641 
//----------------------------------------------------
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        sum_data <= 'd0;
    end
    else if(data_in_valid_dly1) begin
            sum_data <= (row0_col0 + row0_col1 + row0_col2 
                        + row1_col0              + row1_col2 
                        + row2_col0 + row2_col1 + row2_col2);
        end
    else begin
        sum_data <= sum_data;
    end

end

assign data_out = sum_data>>3; //对data_sum右移15位,并且进行四舍五入


//----------------------------------------------------
//输出信号赋值
//----------------------------------------------------
always @(posedge sys_clk) begin
    data_out_valid <= data_in_valid_dly1;
    data_out_hs    <= data_in_hs_dly1;
    data_out_vs    <= data_in_vs_dly1;
    //data_out_de    <= data_in_de_dly1;
end

//----------------------------------------------------
//获得maxtrix 3x3 data
//----------------------------------------------------
shift_register_2taps shift_register_mean(
  .sys_clk       (sys_clk           ), //输入时钟
  .shiftin       (data_in       ), //输入数据
  .shiftin_valid (data_in_valid ), //输入数据有效信号

  .shiftout      (              ), 
  .taps0x        (line0_data    ), //输出数据
  .taps1x        (line1_data    )  //输出数据
);
endmodule

边界判断 参考:

`timescale 1ns / 1ps
//
//例化程序示例
//  face_box_select#(
//      .IMG_WIDTH  (IMG_WIDTH ),   //图片宽度
//      .IMG_HEIGHT (IMG_HEIGHT)    //图片长度
//  )
//  inst_face_box_select
//  (
//      .sys_clk    (sys_clk   ), 
//      .sys_rst_n  (sys_rst_n ), 
//  //input------------------------------------------
//      .rgb888     (rgb888    ), //原始数据 24bit   
//      .face_de    (face_de   ), //人脸数据de使能信号
//      .face_hsync (face_hsync), //人脸数据行同步信号
//      .face_vsync (face_vsync), //人脸数据场同步信号
//      .face_data_1  (face_data_1 ), //人脸数据 24bit
//  //output-----------------------------------------
//      .box_de     (box_de    ), 
//      .box_hsync  (box_hsync ), //行同步信号
//      .box_vsync  (box_vsync ), //场同步信号
//      .box_data   (box_data  )  //24bit
//  );
// 
// Create Date: 2024/04/02 12:39:46
// Design Name: FRZ
// Module Name: face_box_select
// Project Name: 
// Target Devices: 
// Tool Versions: 
// Description: 
// 输入原始数据以及处理过的人脸数据,输出被框选住人脸的原始数据
// Dependencies: 
//          2116815480@qq.com
//          https://www.cnblogs.com/fangrunze
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
// 
//


module face_box_select#(
parameter    IMG_WIDTH  = 'd480         ,     //图片宽度
parameter    IMG_HEIGHT = 'd272               //图片长度
)
(
input   wire                sys_clk     ,
input   wire                sys_rst_n   ,
//input----------------------------------
input   wire [23:0]         rgb888      ,   //原始数据
input   wire                rgb_de      ,
input   wire                rgb_hsync   ,   //行同步信号
input   wire                rgb_vsync   ,   //场同步信号

input   wire                face_de     ,   //人脸数据de使能信号
input   wire                face_hsync  ,   //人脸数据行同步信号 低电平有效
input   wire                face_vsync  ,   //人脸数据场同步信号 低电平有效
input   wire    [7:0]       face_data   ,   //人脸数据
//output---------------------------------
output  reg                 box_de      ,
output  reg                 box_hsync   ,   //行同步信号 低电平有效
output  reg                 box_vsync   ,   //场同步信号 低电平有效
output  reg     [23:0]      box_data        //24bit
    );

//reg define
reg                          face_vsync_r     ; //场同步信号延时一拍
reg             [11:0]       face_x           ; //人脸数据坐标
reg             [11:0]       face_y           ;
reg             [11:0]       face_x_min       ; //人脸范围
reg             [11:0]       face_x_max       ;
reg             [11:0]       face_y_min       ;
reg             [11:0]       face_y_max       ;
reg             [11:0]       reg_face_x_min   ;
reg             [11:0]       reg_face_x_max   ;
reg             [11:0]       reg_face_y_min   ;
reg             [11:0]       reg_face_y_max   ;
reg             [23:0]       rgb888_r1        ;
reg             [23:0]       rgb888_r2        ;
reg             [23:0]       rgb888_r3        ;
reg             [23:0]       rgb888_r4        ;
//wire define

wire    pose_face_vsync ; //场同步信号上升沿
wire    nege_face_vsync ; //场同步信号下降沿

//=========================================================================
//==场同步信号上升、下降沿检测
//=========================================================================
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_vsync_r <= 1'b0 ;
    else
        face_vsync_r <= face_vsync ;
end

assign pose_face_vsync = face_vsync && (~face_vsync_r)   ; //场同步信号上升沿
assign nege_face_vsync = (~face_vsync) && face_vsync_r   ; //场同步信号下降沿
//=========================================================================
//==输入人脸像素数据坐标
//=========================================================================
    //x坐标
always @(posedge sys_clk or negedge sys_rst_n) begin 
    if(!sys_rst_n)
        face_x <= 1'b0;
    else if(face_de) begin
        if(face_x == IMG_WIDTH - 1'b1)
            face_x <= 1'b0;
        else
            face_x <= face_x + 1'b1;
    end
    else
        face_x <= face_x;
end
    //y坐标
always @(posedge sys_clk or negedge sys_rst_n) begin 
    if(!sys_rst_n)
        face_y <= 1'b0;
    else if(face_x == IMG_WIDTH - 1'b1 && face_de)begin
        if(face_y == IMG_HEIGHT - 1'b1)
            face_y <= 1'b0;
        else
            face_y <= face_y + 1'b1;
    end
    else
        face_y <= face_y;
    end

//=========================================================================
//==确定人脸的x、y坐标范围
//=========================================================================
wire [7:0] face_data_1;
assign face_data_1 = (face_y > 1)? face_data : 8'h00; //人脸数据第两行无效 移位寄存器特性
    //face_x_min
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_x_min <= IMG_WIDTH;
    else if(nege_face_vsync)
        face_x_min <= IMG_WIDTH;
    else if(face_data_1 == 8'hFF && face_x_min > face_x && face_de)
        face_x_min <= face_x;
end
    //face_x_max
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_x_max <= 1'b0;
    else if(nege_face_vsync)
        face_x_max <= 1'b0;
    else if(face_data_1 == 8'hFF && face_x_max < face_x && face_de)
        face_x_max <= face_x;
end
    //face_y_min
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_y_min <= IMG_HEIGHT;
    else if(nege_face_vsync)
        face_y_min <= IMG_HEIGHT;
    else if(face_data_1 == 8'hFF && face_y_min > face_y && face_de)
        face_y_min <= face_y;
end
    //face_y_max
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)
        face_y_max <= 1'b0;
    else if(nege_face_vsync)
        face_y_max <= 1'b0;
    else if(face_data_1 == 8'hFF && face_y_max < face_y && face_de)
        face_y_max <= face_y;
end

//=========================================================================
//==保存坐标
//=========================================================================
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        reg_face_x_min <= 1'b0;
        reg_face_x_max <= 1'b0;
        reg_face_y_min <= 1'b0;
        reg_face_y_max <= 1'b0;
    end
    else if(pose_face_vsync)begin
        reg_face_x_min <= face_x_min;
        reg_face_x_max <= face_x_max;
        reg_face_y_min <= face_y_min;
        reg_face_y_max <= face_y_max;
    end
    else begin
        reg_face_x_min <= reg_face_x_min;
        reg_face_x_max <= reg_face_x_max;
        reg_face_y_min <= reg_face_y_min;
        reg_face_y_max <= reg_face_y_max;
    end
end

=========================================================================
==原始数据数据延时4拍    rgb转YCbCr算法延时4拍
=========================================================================
//always @(posedge sys_clk or negedge sys_rst_n) begin
//    if(!sys_rst_n)begin
//        rgb888_r1 <= 1'b0;
//        rgb888_r2 <= 1'b0;
//        rgb888_r3 <= 1'b0;
//        rgb888_r4 <= 1'b0;
//    end
//    else begin
//        rgb888_r1 <= rgb888   ;
//        rgb888_r2 <= rgb888_r1;
//        rgb888_r3 <= rgb888_r2;
//        rgb888_r4 <= rgb888_r3;
//    end
//end
//

//=========================================================================
//==处理后数据输出
//=========================================================================
always @(posedge sys_clk or negedge sys_rst_n) begin
    if(!sys_rst_n)begin
        box_de    <= 1'b0;
        box_hsync <= 1'b0;
        box_vsync <= 1'b0;
        box_data  <= 1'b0;
    end
    else if(face_x == reg_face_x_min 
    && face_y>=reg_face_y_min && face_y<=reg_face_y_max )begin
        box_de    <= rgb_de    ;
        box_hsync <= rgb_hsync ;
        box_vsync <= rgb_vsync ;
        box_data  <= 24'h00FF00 ; //绿色边框
            end
    else if(face_x == reg_face_x_max 
            && face_y>=reg_face_y_min && face_y<=reg_face_y_max )begin
        box_de    <= rgb_de    ;
        box_hsync <= rgb_hsync ;
        box_vsync <= rgb_vsync ;
        box_data  <= 24'h00FF00 ; //绿色边框
            end
    else if(face_y == reg_face_y_min
    && face_x>=reg_face_x_min && face_x<=reg_face_x_max )begin
        box_de    <= rgb_de    ;
        box_hsync <= rgb_hsync ;
        box_vsync <= rgb_vsync ;
        box_data  <= 24'h00FF00 ; //绿色边框
    end
    else if(face_y == reg_face_y_max  
    && face_x>=reg_face_x_min && face_x<=reg_face_x_max )begin
        box_de    <= rgb_de    ;
        box_hsync <= rgb_hsync ;
        box_vsync <= rgb_vsync ;
        box_data  <= 24'h00FF00 ; //绿色边框
            end
    else begin
        box_de    <= rgb_de    ;
        box_hsync <= rgb_hsync ;
        box_vsync <= rgb_vsync ;
        box_data  <= rgb888  ; //绿色边框
    end
end
endmodule

FPGA实现人脸检测 - 咸鱼IC - 博客园
注意:边界判断时需要注意输入的hs、vs信号为低电平有效,还是高电平有效 上边说的移位寄存器的问题使用:assign face_data_1 = (face_y > 1)? face_data : 8’h00; //人脸数据第两行无效 移位寄存器特性 解决

工程源码:

链接: https://pan.baidu.com/s/1iHwRqPcZJTe4-9pRzRU0-w?pwd=fdt6 提取码: fdt6 复制这段内容后打开百度网盘手机App,操作更方便哦
所有的代码 均在这里,大家自取。
上文中涉及的小梅哥的教材
链接: https://pan.baidu.com/s/1o9pmkgHDI3qkS16UKT9soQ?pwd=9kec 提取码: 9kec 复制这段内容后打开百度网盘手机App,操作更方便哦

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:/a/744313.html

如若内容造成侵权/违法违规/事实不符,请联系我们进行投诉反馈qq邮箱809451989@qq.com,一经查实,立即删除!

相关文章

【博士每天一篇文献-算法】Fearnet Brain-inspired model for incremental learning

阅读时间&#xff1a;2023-12-16 1 介绍 年份&#xff1a;2017 作者&#xff1a;Ronald Kemker&#xff0c;美国太空部队&#xff1b;Christopher Kanan&#xff0c;罗切斯特大学 期刊&#xff1a; arXiv preprint 引用量&#xff1a;520 Kemker R, Kanan C. Fearnet: Brain-…

大学生必备!GitHub星标破千的matlab教程(从新手到骨灰级玩家)

MATLAB&#xff08;Matrix Laboratory&#xff09;是MathWorks公司推出的用于算法开发、数据可视化、数据分析以及数值计算的高级技术计算语言和交互式环境的商业数学软件。 MATLAB具有数值分析、数值和符号计算、工程与科学绘图、数字图像处理、财务与金融工程等功能&#xf…

速卖通自养号测评:安全高效的推广手段

在速卖通平台上&#xff0c;卖家们常常寻求各种方法来提升商品的曝光、转化率和店铺权重。其中&#xff0c;自养号测评作为一种低成本、高回报的推广方式&#xff0c;备受关注。然而&#xff0c;若操作不当&#xff0c;也可能带来风险。以下是如何安全有效地进行自养号测评的指…

这就是人性的丑恶,很残酷但很现实

这些年我喜欢跟垃圾撕破脸&#xff0c;包括垃圾亲戚&#xff0c;我是不会跟你讲什么感情的&#xff0c;该滚蛋就滚蛋。我最不喜欢听什么今日留一线&#xff0c;日后好相见。 之前我还不懂事的时候&#xff0c;就有那种亲戚叫我帮他介绍工作&#xff0c;我照做了。 结果&#xf…

Jenkins定时构建自动化(五):手动+定时构建执行本地+运行代码需要传参

Jenkins定时构建自动化(五)&#xff1a;手动定时构建执行本地运行代码需要传参 注&#xff1a;走到这一步&#xff0c;恭喜你学会了基本的jenkins代码执行&#xff0c;如果想要继续学习先去看python的argparse模块和argparse模块示例&#xff0c;也可以直接看argparse模块示例进…

React@16.x(40)路由v5.x(5)常见应用场景(2)- 实现类似 vue 的路由模式

目录 1&#xff0c;vue-router2&#xff0c;React 模拟实现 1&#xff0c;vue-router vue 的路由配置文件&#xff0c; // src/router/index.ts const routes [{path: "/news",children: [{ path: "", component: NewsView },{ path: "detail"…

免费领!系统学习上位机编程的流程与基础教程

上位机电气自动化plc编程全套入门教程工具 华山编程导师根据当前招聘需求的关键点&#xff0c;原创录制了一套系统的学习流程和基础教程&#xff0c;帮助你从快速入门到掌握上位机编程的技能。 二. 学习准备 为了更好地学习并实现80%以上的代码运行&#xff0c;建议准备一个工…

大学生搜题神器网站?分享七个支持答案和解析的工具 #职场发展#学习方法

在现代科技的帮助下&#xff0c;大学生们有幸能够利用各种日常学习工具来提升自己的学习效果。 1.全球翻译官 是一款在线翻译语言的服务平台&#xff0c;在app中&#xff0c;用户能够在线通过语音,拍照来翻译语言&#xff0c;非常的便捷&#xff0c;也支持文字翻译哦 全球翻…

第一百二十七节 Java面向对象设计 - Java枚举方法

Java面向对象设计 - Java枚举方法 因为枚举类型实际上是一个类类型&#xff0c;所以我们可以在枚举类型体中声明一切&#xff0c;我们可以在类体中声明它。 以下代码使用字段&#xff0c;构造函数和方法定义了一个级别枚举。 public enum Level {LOW(30), MEDIUM(15), HIGH(7…

5.How Fast Should You Be When Learning?(你应该用多快的速度学习? (一))

Normally when I talk about learing quickly, I’m using speed as a synonym for efficiency.Use more effective methods and you’ll learn more in less time.All else being equal, that means you’re learing faster. 通常我在谈到快速学习时&#xff0c;是把“速度&qu…

埃特巴什码加解密小程序

埃特巴什码加解密小程序 这几天在看CTF相关的课程&#xff0c;涉及到古典密码学和近代密码学还有现代密码学。 简单替换密码 Atbash Cipher 埃特巴什码(Atbash Cipher)其实可以视为下面要介绍的简单替换密码的特例&#xff0c;它使用字母表中的最后 一个字母代表第一个字母…

SSLyze:一款快速高效的SSLTLS扫描工具

关于SSLyze SSLyze是一款快速高效且功能强大的SSL/TLS扫描工具&#xff0c;同时它也是一个Python库。 SSLyze在与目标服务器连接成功之后&#xff0c;可以对目标目标服务器的SSL/TLS配置进行扫描和分析&#xff0c;并确保其使用健壮的加密设置&#xff0c;包括证书、密码套件和…

SQL连接与筛选:解析left join on和where的区别及典型案例分析

文章目录 前言数据库在运行时的执行顺序一、left join on和where条件的定义和作用left join on条件where条件 二、left join on和where条件的区别原理不同left join原理&#xff1a;where原理&#xff1a; 应用场景不同执行顺序不同&#xff08;作用阶段不同&#xff09;结果集…

一文入门Makefile

今天我们来玩玩Makefile。 这边是借鉴的陈皓老师的《跟我一起写 Makefile》 pdf下载链接如下。 链接&#xff1a;https://pan.baidu.com/s/1woRq2nEkgzLv1o5uE0FZHg?pwdmhrh 提取码&#xff1a;mhrh 我们之前已经算是入门了gcc&#xff0c;那我们的下一站就是Makefile&…

每日一题——Python实现PAT甲级1144 The Missing Number(举一反三+思想解读+逐步优化)四千字好文

一个认为一切根源都是“自己不够强”的INTJ 个人主页&#xff1a;用哲学编程-CSDN博客专栏&#xff1a;每日一题——举一反三Python编程学习Python内置函数 Python-3.12.0文档解读 目录 我的写法 时间复杂度分析 空间复杂度分析 总体空间复杂度&#xff1a;O(N) 总结 我…

洗地机什么牌子耐用?四款高品质洗地机型号强烈安利

在快节奏的现代生活中&#xff0c;保持家庭清洁成为了许多人的挑战。传统的清洁方式不仅耗时费力&#xff0c;还难以彻底清洁地板上的污渍和毛发。特别是对于有宠物的家庭&#xff0c;毛发的清理更是让人头疼。如果有一款洗地机&#xff0c;既能高效清洁又能省时省力&#xff0…

Matlab|风光及负荷多场景随机生成与缩减

目录 1 主要内容 计算模型 场景生成与聚类方法应用 2 部分程序 3 程序结果 4 下载链接 1 主要内容 该程序方法复现了《融合多场景分析的交直流混合微电网多时间尺度随机优化调度策略》3.1节基于多场景技术的随机性建模部分&#xff0c;该部分是随机优化调度的重要组成部分…

从0到1构建自己的短链接系统

1. 短链系统简介 1.1 短链系统的定义与用途 短链系统是指将一个较长的URL地址&#xff0c;通过特定的算法生成一个较短的、具备唯一性的URL地址。这种系统广泛应用于社交网络、短信、邮件营销等场景&#xff0c;它能帮助用户在字数受限的情况下分享链接&#xff0c;并且还具有…

6-47选择整数计算

整数计算&#xff1a; 用swing组件来实现整数计算&#xff0c;需要对整数计算的值进行校验。 import javax.swing.*; import java.awt.*; import java.awt.event.*;public class IntegerCalculator extends JFrame implements ActionListener {private JCheckBox[] checkBoxe…

老杨说运维 | 基于业务全链路的端到端排障分析(文末附现场视频)

前言 青城山脚下的滔滔江水奔涌而过&#xff0c;承载着擎创一往无前的势头&#xff0c;共同去向未来。2024年6月&#xff0c;双态IT成都用户大会擎创科技“数智化可观测赋能双态运维”专场迎来了完满的收尾。 本期回顾来自擎创科技产品总监殷传旺的现场演讲&#xff1a;云原生…