计算机组成原理 | 硬件电路整理
- 桶形移位器原理图

- 全加器逻辑框图

- 多位可控加减法电路逻辑框图

- 可级联的4位先行进位电路

- 4位快速加法器

- 16位组内并行、组间并行加法器

- 实现原码一位乘法的逻辑框图

- 补码一位乘法的逻辑框图

- 无符号数阵列乘法器

- 原码不恢复余数法硬件逻辑框图

- 基本算数逻辑运算单元

- n位ALU

- 六管SRAM存储单元
- SRAM存储单元行列扩展
- 4096×4位的静态MOS存储器结构框图
- Intel 2114 结构
- 单管DRAM内部电路
- 动态MOS存储器芯片2116的逻辑符号及内部结构
- CAM基本原理
- 全相联映射的硬件逻辑实现框图
- 直接相联映射的硬件逻辑实现框图
- 组相连映射的硬件逻辑实现框图
- 基于TLB的虚拟地址到物理地址的转换
- CPU基本组成
- 数据通路与时钟周期
- 单总线结构的计算机框图
- 单周期MIPS处理器的数据通路高层视图
-
多周期MIPS处理器的数据通路高层视图
-
传统三级时序逻辑硬布线模型
- 采用ROM实现的地址转移逻辑