目录
硬件结构
引脚图
引脚功能
内部结构
连接微处理器
芯片编程
相关硬件
工作流程
初始化命令字编程
操作命令字编程
相关硬件
工作方式
硬件结构
引脚图
多个芯片可通过接入IR7引脚实现级联。
引脚功能
INT引脚会接入CPU的INTR引脚(可屏蔽引脚)
1.处于非缓冲方式下时,#SP/#EN引脚为输入引脚
若#SP/#EN引脚=1,说明此芯片为主片,则CAS2~CAS0为输出引脚;
若#SP/#EN引脚=0,说明此芯片为从片,则CAS2~CAS0为输入引脚;
2.处于缓冲方式下时,#SP/#EN引脚为输出引脚,作为数据总线缓冲器的启动信号。
内部结构
只有一个地址引脚A0,芯片只能控制两个端口
A0=0时,称偶地址;A0=1时,称奇地址
ISR-中断服务寄存器:用于保存当前处理中断请求
因为只有一个地址引脚A0,即最多只能控制两种状态,而ICW1~ICW4,有四种状态,因此初始化时必须按顺序输入。
连接微处理器
芯片编程
相关硬件
工作流程
初始化命令字编程
涉及级联方式时才需要设定ICW3
操作命令字编程
相关硬件
示例: