说明:笔记基于6层全志H3消费电子0.65MM间距BGA
目的:掌握各类接口的布局思路和布线,掌握DDR高速存储设计
1、网表的导入是原理图的元件电气连接关系,位号,封装,名称等参数信息的总和
2、原理图文件包含(历史版本记录,功能总框图,电源树,GPIO分配,DDR功能,CPU,USB,AV,WIFI,HDMI等原理图)
3、原理图的分析,方便后期的布局和重要信号的流向了解
4、电源二叉树(电源的信号流向/电源的电压电流分配)
5、先框架再功能再细节(可阅读性高)
6、未知的引脚是由于封装的错误或者焊盘的缺失不对应造成的
7、布局之前先关掉在线DRC检查(只留下开短路的DRC检查)
8、全选所有器件,快捷键AP将元件的位号放置于元件的中心
9、按下N隐藏所有的飞线
10、将位号的文本改小,方便布局和查看
11、设置好常用的快捷键,方便布局和设计
12、元件距离板边至少需要10Mil,避免机械应力导致焊盘焊点不良和走线开路
13、利用内缩和外扩在禁布层设置一