1. 三态门
1.1 引入背景
现在我们需要封装一个单字节存储器。
Clear 清零,Pre 置 1,CP 的上升沿将输入 DI 数据写入。
- 问题:总线冲突。如果将多个存储器连到一起,就会出现一个输入连到多个输出发生数据冲突的问题。
- 需要三态门
1.2 三态门实现
三态门(Three-state gate)是一种重要的总线接口电路。
三态门有一个 EN 控制使能端,来控制门电路的通断。 可以具备这三种状态的器件就叫做三态器件。当 EN 有效时,三态电路呈现正常的 0 或 1 的输出;当 EN 无效时,三态电路给出高阻态(高阻态相当于隔断状态,电阻很大,相当于开路)输出。
- 将 8 个三态门并联得到 8 位三态门电路
2. 寄存器
存储器加上三态门可以构成寄存器。
- W 使能时,在 CP 的上升沿将数据写入。
- R 使能时,三态门连通,输出存储器的数据;R 不使能时,三态门高阻态。
3. 实验工程
【10 - 三态门和寄存器】