设计PCB时,有很多时候在总电源输入处需要将一部分pin脚设置为全连接,给大电流拓宽通道。然而如果往常针对同一覆铜下的同属性pin脚只能全部设置为全连接或者其他。所以,在初学者手上也出现了“投机份子”,先给全部覆铜改成统一的常规模式,比如十字连接,然后转换成静态铜皮,再将需要全连接的pin区域的覆铜挖空,再填补铜皮设置全连接后,转换为静态铜皮,然后和之前的覆铜融合一体。很是繁杂,而且后期改版很难维护。其他设计PCB的软件我不知道,对于阿里狗(Allegro为Cadence设计PCB的组件)很多同行肯定这么干过。
所以这次我就聊下,allegro下我是怎么处理pin脚覆铜全连接的。