【立创EDA-PCB设计基础】6.布线铺铜实战及细节详解

前言:本文进行布线铺铜实战及详解布线铺铜的细节

在本专栏中【立创EDA-PCB设计基础】前面完成了布线铺铜前的设计规则的设置,接下来进行布线

布局原则是模块化布局(优先布局好确定位置的器件,例如排针、接口、主控芯片)

布线原则是先从复杂的地方开始布线(也就是先从线比较多的地方开始布线,一般是先从主控芯片开始布线(线比较多))

目录

1.主控MCU芯片布线

1.晶振部分布线

2.滤波电容布线

3.排针布线

4.LED走线

2.供电模块布线

1.电源区域放置铺铜

2.差分对步线

3.检查剩余信号线

4.电源和GND布线

1.5v电源布线

2.3v3电源布线

3.GND铺铜


本文布线铺铜后的效果-3D效果

本文布线铺铜后的效果-顶层图

 本文布线铺铜后的效果-底层图

 

 布线注意点汇总如下:

1.先顶层走线,当顶层走不了了切换到底层走线(底层最后会铺特别大的一个GND网络的铜皮,原因在于GND网络是我们的最后电源电流的回流路径,电流分散出去最后会汇总到GND,也就是GND上的电流其实也是很大的)。也就是在顶层的GND通过过孔来连入底层,即在顶层时就不考虑导线连接GND了,如下所示

2.进行引脚连接时,可以将其引脚飞线单独打开,便于观察

3.走线尽量横平竖直,尽量选择45度斜角去走线(出现钝角135度),不允许出现直角和锐角

4.焊盘上走线时,走线宽度不能超过焊盘本身的宽度,走线宽度最大和焊盘一样宽

5.对于如下竖型焊盘要如下接触更多焊盘走线,不可侧边走线(其实就是直角了、接触面也少)

6.顶层导线在万不得已的情况下才走底层(底层是备选方案)

7.拐角斜线尽量不要太大也不要太小

8.布线时,左击可暂时确定布线

9.电流部分的过流和过孔要匹配,所以在GND过孔周围再打上一些过孔用来过流/回流,可以再打1/2个(具体多少电流需要计算好,与原理图设计/硬件有关),如下

10.差分信号线长度差应小于等于10mil

11.底层和顶层切换处的夹角可以是90度

12.例如顶层导线有90度夹角,可以做一个圆弧90度过度

圆弧90度过度,选择属性中的移除回路为否

13.在工程设计中,上方栏有图页、网络、元件、对象选项,可以更加方便使用。可以用来检查剩下的未布线的飞线等

1.主控MCU芯片布线

打开实时DRC检测,布线时动态提醒错误

设置单路布线快捷键W,便于后面快捷布线,点击应用,确认,设置完成

按住W,点击焊盘,就会出现红色的线(铜皮)

查看右侧属性栏,首先将单位更换为mil,然后将常见设置中的起始布线宽度设置为跟随规则(也就是本专栏中此文上一篇对布线前的设计规则的设置),然后将起始打孔尺寸也设置为跟随规则,然后布线模式选择为阻挡(常用,就是布线若距离过小会出现白色框提示,会放置不了被阻挡),然后移除回路选择是

1.晶振部分布线

首先开始晶振部分的布线

按住Shift + S ,可以看到颜色变了,红色更凸显,将丝印隐藏

可以看到里面有线头,将其整理一下,删除多余线头 

在过滤中将元件取消掉,点击元件内的导线就不会选中元件了 

对于晶振部分还要做一个包地处理。就是在晶振周围外部走一圈GND的信号线(12mil,是它普通信号线宽的两倍)。还在包地上放置过孔处理

包地处理的原因:因为晶振是产生脉冲信号的,对于我们这个板子来说8M是很大的速率了,为了防止其它信号来影响晶振的8M的脉冲,会给带来一些纹波等影响,利用包地的方法来隔绝掉外界对晶振的干扰。同时经过包地的方法,去掉它晶振对外面电路的影响,

对于晶振部分还要做一个多层禁止铺铜区域的处理。晶振区域顶层和底层或者多层都不能进行铺铜(最后会整体板子铺铜,空的地方都会铺上GND的铜皮,需要将晶振与地平面隔离开,这样子地平面上的干扰就不会传到晶振的信号线,晶振信号线也不好将干扰通过地平面传播出去)

点击放置--禁止区域--多边形

 选择图层--多层,禁止选项--铺铜 

可以围绕着包底进行绘制区域 ,要将两个信号线完全包里面

另一个晶振的禁止区域绘制

以上,晶振部分(8M和32.768khz)走线就结束了

2.滤波电容布线

接下来对VDDA和VCC_3V3的滤波电容进行布线,如下四个绿框内为滤波电容布线,需要注意的是焊盘走线出去的要接触面要大,不可侧边引出走线,GND直接通过过孔切换到底层。

3.排针布线

接下来对排针部分引脚进行布线,显示排针块的引脚飞线

排针电源和GND先不连,将其飞线隐藏

可以看到目前还有四个引脚没有连接(被其它导线挡住了),下一步进行一些调整

其中右侧排针中顶层被挡着的线,打过孔切换到底层走线 

注意:排针上的焊盘是通孔焊盘 (本身就具有过孔的属性、内壁有铜皮)。其它的贴片焊盘是在顶层,只能和顶层的走线进行连接

左排针经过调整,目前除电源和GND引脚只剩一个12NRST没有走线, 进行打过孔切换到底层走线。

对于NRST引脚, 进行打过孔切换到底层走线

 使用切换到顶层和切换到底层的快捷键,可以快速切层自动打孔。也可以使用打孔时自动切层功能来快捷打孔切层

4.LED走线

然后将四个led进行走线 (led记得接GND,下图1没加,图2补充),主控MUC走线完成。

2.供电模块布线

电源部分的线宽要大一点以便足够大的电流通过(放置铺铜区域的方式走线可以让载流很大)

使用铺铜代替走线,相比于走线有较大的线宽。铺铜就是直接放一个区域的铜皮

1.电源区域放置铺铜

在设计规则中设置,铺铜单层焊盘和多层焊盘的连接方式为直连(直流与发散的区别见下文)。点击应用,确定。

然后开始放置铺铜区域,选择多边形铺铜 

 绘制完轮廓后,点击确认

然后进行铺铜区域的调整,调整完的话,点击铺铜区域点击右键,点击重建所选即可重新铺铜该区域,区域完铺铜成。

铺铜单层焊盘和多层焊盘的连接方式为直连(也叫全连接)与发散(也叫十字连接)的区别:

下图为直连方式铺铜的效果

下面看一下发散方式铺铜的效果:

首先在设计规则中修改连接方式为发散,修改变大发散线宽会使得十字连接线宽变大

 右键点击铺铜区域,点击重建所选,发散方式效果如下 

区别就是:

1.直连是将焊盘也铺上了铜皮,而发散方式是与焊盘十字连接。

2.手工焊接选择发散方式铺铜,机器焊接选址直连方式铺铜(因为:直连方式铺铜散热会很好,不利于热焊盘融化锡,然后锡粘贴元器件)

但是,小块的直连铺铜也不影响手工焊接(因为本身面积小,散热也不会太夸张)

多边形铺铜区域绘制时,尽量多点几下,会多出几个调节点,便于区域形状的绘制。

绘制铺铜区域时,以包裹性思维去绘制。

然后将电源模块GND打过孔切换到底层

然后电源部分的导线连接,如下部分,导线线宽要大一些(电流也不小的)

 需要注意:电流部分的过流和过孔要匹配,所以在GND过孔周围再打上一些过孔用来过流/回流,可以再打1/2个(具体多少电流需要计算好,与原理图设计/硬件有关)

2.差分对步线

然后打开电源模块的飞线,检测还有无需要连接的地方,可以知道下一步需要连接D+ D-差分信号

在本专栏前面文章中我们已经将该D+ D-设置为了差分对了,接下来进行差分对布线

在设计里的差分对管理器中可以查看设置的差分对

该差分对位DPA 

点击布线中的差分对布线, 在差分对信号线就会自动有两个线走出来,保证两条线的长度保持一致,

差分信号对顶层切换到低层再切换到顶层进行连接。 

若两条差分信号的长度不一,可点击等长调节来调整

补充:放置铺铜区域与放置填充区域的区别。

如下,进行放置填充区域

如下左侧为填充区域方式铺铜,左侧为放置铺铜区域铺铜

放置填充区域和放置铺铜区域都是进行铺铜

区别:

放置填充区域不会自动避让不是同一网络的焊盘

放置铺铜区域会自动避让不是同一网络的焊盘

例如如下,放置填充区域不会自动避让不是同一网络的$1n2040

例如如下,放置铺铜区域会自动避让不是同一网络的$1n2040

3.检查剩余信号线

全选,然后显示全部飞线

然后去掉电源VCC和GND飞线,可以看到信号线只剩一个没有连接

整理完毕,目前信号线已全部连接

顶层图如下

底层图如下 

4.电源和GND布线

1.5v电源布线

首先全选,将所有飞线打开,单独取消GND的飞线,如下图目前显示的是电源的飞线

选中例如5V电源,高亮显示,点击5V电源,右键选中高亮网络显示

那么接下来先连接5v的网络,如下所示,使用30mil的线宽引出过滤后的5v到排针

2.3v3电源布线

3.3v电源是从C17电容滤波后出来的

电源3v3布线完成

顶层图如下

底层图如下

 

补充:修正垂直90度时,加了圆弧90度过度的线进行修复时,选择属性中的移除回路为否,不会影响修复 

3.GND铺铜

1.首先进行底层铺铜

切换到底层

点击放置--铺铜区域--矩形

矩形全选板子 

默认点击确认 

底层铺铜效果如下。可以看到刚刚禁止的晶振部分没有铺铜 ,会自动避让底层的3v3等电源走线

2.顶层铺铜

切换到顶层

放置矩形铺铜区域,默认选项,点击确认

顶层铺铜效果如下

可以看到左侧工程设计中的飞线数量(GND)没有了 ,证明所有网络都连接好了

以上,布线全部结束。下一步进行DRC检测,详见本专栏中基础文章的下一篇。

铺铜设置相关补充:

1.调整板框与铺铜边界的距离,以及调整铺铜区域与避让网络之间的间距,可以通过如下设计规则中的网络间距等进行调整

2.铺铜区域的填充样式中,还有网格45度和90度, 网格状的铺铜适用于电脑的主板上比较多,韧性比较好,承受压力性强,不易弯曲折断,对PCB有一定韧性要求的情况下可以用网格状填充。一般我们都是用全填充

默认是不保留孤岛,就是移除没有用到的铜皮区域,没有与外界进行连接

如下中间部分就有一个孤岛

移除孤岛如下所示

补充:

在工程设计中,上方栏有图页、网络、元件、对象选项

点击网络,可以方便找到对应的网络 。里面的飞线也可以进行显示或隐藏某个网络的飞线。可以用来检查剩下的未布线的飞线

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:/a/345672.html

如若内容造成侵权/违法违规/事实不符,请联系我们进行投诉反馈qq邮箱809451989@qq.com,一经查实,立即删除!

相关文章

《WebKit 技术内幕》学习之十一(2):多媒体

2 视频 2.1 HTML5视频 在HTML5规范定义中,Web开发者可以使用“video”元素来播放视频资源。视频中有个重要的问题就是视频编码格式,对此,目前标准中包含了三种编码格式,它们分别是Ogg、MPEG4和WebM。其中Ogg是由Xiph.org组织开…

(二)CarPlay集成开发之苹果的iAP协议

文章目录 概要协议格式鉴权流程CarPlay中的iAP2协议应用小结 概要 iAP2协议是由苹果公司定义的一种数据通信协议,主要用于苹果设备认证外设,以及与外设数据交换的一种协议 协议格式 协议格式一共分为三种类型,分别为握手包,链路…

「 典型安全漏洞系列 」06.路径遍历(Path Traversal)详解

引言:什么是路径遍历?如何进行路径遍历攻击并规避常见防御?如何防止路径遍历漏洞。 1. 简介 路径遍历(Path Traversal)是一种安全漏洞,也被称为目录遍历或目录穿越、文件路径遍历。它发生在应用程序未正确…

mac电脑安卓文件传输工具:Android File Transfer直装版

Android File Transfer(AFT)是一款用于在Mac操作系统上与Android设备之间传输文件。它允许用户将照片、音乐、视频和其他文件从他们的Android手机或平板电脑传输到Mac电脑,以及将文件从Mac上传到Android设备。 下载地址:https://w…

【立创EDA-PCB设计基础完结】7.DRC设计规则检查+优化与丝印调整+打样与PCB生产进度跟踪

前言:本文为PCB设计基础的最后一讲,在本专栏中【立创EDA-PCB设计基础】前面已经将所有网络布线铺铜好了,接下来进行DRC设计规则检查优化与丝印调整打样与PCB生产进度跟踪 目录 1.DRC设计规则检查 2.优化与丝印调整 1.过孔连接优化 2.泪滴…

如何做好一个信息系统项目经理,一个项目经理的个人体会和经验总结(四)

前言 说完了在 项目开发阶段 我的一些个人体会和经验总结,最后我们聊聊在 项目验收阶段 我们需要关注哪些方面的内容…… 项目验收阶段 系统开发告一段落后,就进入客户培训、系统验收阶段,这个阶段,我一般会注意以下几个问题&a…

NAT配置

目录 静态NAT配置配置抓包测试 动态NAT配置配置测试 Easy IP配置配置测试 静态NAT配置 配置 nat static global { global-address} inside {host-address } 命令用于创建静态NAT。 global参数用于配置外部公网地址。 inside参数用于配置内部私有地址。 AR1-NAT <Huawei&g…

Effective C++——关于重载赋值运算

令operator返回一个*this的引用 在重载,,*等运算符时&#xff0c;令其返回一个指向this的引用。 class MyClass {int* val; public:MyClass(int i) : val(new int(i)){}MyClass():val(new int(0)){}void print() {cout << *val << endl;}MyClass& operator(co…

基于SpringBoot Vue美食网站系统

大家好✌&#xff01;我是Dwzun。很高兴你能来阅读我&#xff0c;我会陆续更新Java后端、前端、数据库、项目案例等相关知识点总结&#xff0c;还为大家分享优质的实战项目&#xff0c;本人在Java项目开发领域有多年的经验&#xff0c;陆续会更新更多优质的Java实战项目&#x…

Django入门,十分钟学会登录网页

我们假定你已经阅读了 安装 Django。你能知道 Django 已被安装&#xff0c;且安装的是哪个版本&#xff0c;通过在命令提示行输入命令 cmd黑窗口运行&#xff0c;不懂cmd百度一下 python -m django --version 如果没出现版本&#xff0c;就是没安装&#xff0c;那么用pip安装…

什么叫特征分解?

特征分解&#xff08;Eigenvalue Decomposition&#xff09;是将一个方阵分解为特征向量和特征值的过程。对于一个 nn 的方阵A&#xff0c;其特征向量&#xff08;Eigenvector&#xff09;v 和特征值&#xff08;Eigenvalue&#xff09; λ 满足以下关系&#xff1a; 这可以写…

vp9协议笔记

vp9协议笔记&#x1f4d2; 本文主要是对vp9协议的梳理&#xff0c;协议的细节参考官方文档&#xff1a;VP9协议链接&#xff08;需要加速器&#xff09; vp9协议笔记 vp9协议笔记&#x1f4d2;1. 视频编码概述2. 超级帧superframe&#xff08;sz&#xff09;&#xff1a;2. fr…

【码农新闻】浏览器上有趣的 Console 命令,VSCode 插件 FreeWindow......

目录 【码农新闻】浏览器上有趣的 Console 命令,VSCode 插件 FreeWindow...... 浏览器上有趣的 Console 命令VSCode 插件 FreeWindow拖拽竟然还能这样玩!阮一峰 ES6 教程总结学习网站总结与整理买临期食品的年轻人,在向“吃喝内卷”低头文章所属专区 码农新闻 欢迎各位编程大…

100T数据存进服务器分几步?

大家好&#xff0c;我是豆小匠。 这期来聊聊数据存储相关的问题&#xff0c;包括&#xff1a; 容量评估。技术选型。容灾处理。 另外&#xff0c;文末赠送免费定制红包封面哦&#xff01; 1. 容量评估 通过对容量&性能的评估&#xff0c;可以把业务需求转化成技术语言描…

Mysql数据库DQL查询语言之表连接(联合查询)

表连接 关系字段&#xff1a;两表中有关联关系的字段 \关系字段&#xff1a;两表之间存在关系的字段 什么是表连接&#xff1f; 当我们的查询结果需要从多张表中获取时&#xff0c;此时应该让表之间建立连接&#xff0c;同时获取数据 内连接 特点&#xff1a;同时对连接双方做…

SpringBoot集成mybatis时idea控制台中文乱码问题解决

在application.yml中配置好映射文件打印数据库日志文件时&#xff0c;控制台出现乱码的情况解决如下 问题 在执行查询操作的时候&#xff0c;查询时可以查看是没有问题的&#xff0c;但是控制台乱码了 解决 在File-Setting-Editor-File Encodings中设置如图所示就可以了 现在…

打 jar 包运行 在windows 平台控制台和日志 乱码解决

--拒絕鷄巴囉嗦&#xff0c;直接解決問題 我们在Windows下运行jar包时&#xff0c;常常会出现乱码&#xff0c;主要分为dos窗口输出的日志中出现乱码和程序返回数据出现乱码。 dos窗口输出的日志中出现乱码 执行如下命令&#xff0c;将控制台输出编码改为UTF8&#xff1a; ch…

c++文件操作(2)-- 按照指定格式读写文件

目录 按照指定格式写文件 代码说明: 按照指定格式读文件 -- 解析一定格式的字符串 代码说明&#xff1a; 注意&#xff1a; 问: 为什么使用getline()? 按照指定格式写文件 在实际开发中&#xff0c;我们以一定的格式写入文件当中。 其实就是使用stringstream类对…

【vite】找不到模块“vite”或其相应的类型声明

今天在用vite搭建项目时&#xff0c;在vite.config.ts文件中 ts报错找不到模块“vitejs/plugin-vue”或其相应的类型声明。 原因&#xff1a;项目中缺少了相应的依赖包或 TypeScript 类型声明。可以按照以下步骤进行检查&#xff1a; 1. 确保安装了相应的依赖包 如果在pack…

Unity中URP下获取额外灯数量

文章目录 前言一、SimpleLit下额外灯数量的获取1、在 SimpleLit 下&#xff0c;先获取了额外灯的数量2、对其进行循环计算每一个额外灯3、GetAdditionalLightsCount在这里插入图片描述 二、GetAdditionalLightsCount实现了什么1、_AdditionalLightsCount.x2、unity_LightData.y…