STM32芯片时钟来源
RCC时钟树简图
RCC时钟树详细图
1.当HSI被用于作为PLL时钟的输入时,系统时钟能得到的最大频率是64MHz。
2.用户可通过多个预分频器配置AHB、高速APB(APB2)和低速APB(APB1)域的频率。AHB和 APB2域的最大频率是72MHz。APB1域的最大允许频率是36MHz。
注意点
1、SDIO接口的时钟频率固定 为HCLK/2。
2、RCC通过AHB时钟(HCLK)8分频后作为Cortex系统定时器(SysTick)的外部时钟。通过对SysTick 控制与状态寄存器的设置,可选择上述时钟或Cortex(HCLK)时钟作为SysTick时钟。
3、ADC时钟 由高速APB2时钟经2、4、6或8分频后获得。ADC最大14M,故一般选择分频系数为6,72/6=12M。
4、定时器时钟频率分配由硬件按以下2种情况自动设置(如下图2):
①如果相应的APB预分频系数是1,定时器的时钟频率与所在APB总线频率一致。
②否则,定时器的时钟频率被设为与其相连的APB总线频率的2倍。
5、MCO是向外输出时钟信号。
系统时钟启动细节
如果发现自己的时钟大概慢了10倍(72M-->8M),可能是外部晶振出现了问题(先前就直接使用内部高速振荡器,不经过锁相环)
CSS(时钟安全系统):可以检测外部时钟的状态,一旦外部时钟失效,就会自动切换至内部时钟工作,保证系统时钟的运行,防止程序卡死。
定时器时钟来源,所有定时器的时钟均为72MHz
其他重要部分
STM32具体配置时钟函数